西門子擴展 Calibre 的設計驗證功能


原標題:西門子擴展 Calibre 的設計驗證功能
西門子擴展Calibre的設計驗證功能主要體現在以下幾個方面:
早期設計驗證的“左移”:
西門子為Calibre平臺擴展了一系列電子設計自動化(EDA)早期設計驗證功能,這些功能使得物理和電路驗證任務能夠在設計和驗證流程的早期階段進行。
這種方法使得復雜的IC和芯片級系統(SoC)物理驗證問題能夠更早地被識別、分析和解決,從而幫助IC設計團隊和公司加快流片速度。
提高設計質量和效率:
在設計周期內更早地識別和解決問題,不僅有助于壓縮整個驗證周期,還能創造更多的時間和機會來提高最終的設計質量。
西門子使用認證的簽核(signoff)標準,為早期階段的分析、驗證和優化策略提供經調整的檢查支持,助力設計公司簡化設計流程,提高設計人員的效率。
新增的工具和功能:
Calibre RealTime Custom和Calibre RealTime Digital軟件工具:這些工具為定制、模擬/混合信號和數字設計提供在線的、簽核級質量的Calibre DRC(設計規則檢查)。
Calibre RealTime接口:可以直接調用Calibre分析引擎,運行經代工廠認證的簽核Calibre規則集,針對設計違規提供即時反饋和合規建議。
Calibre Yield Enhancer SmartFill功能:實現在線填充,讓設計人員能夠從設計平臺內部直接獲取代工廠簽核質量的填充。
Calibre nmDRC-Recon模型:可橫跨模塊、宏模塊和全芯片版圖,對尚未成熟和未完整的設計進行智能化、自動化分析,在設計和驗證流程的早期階段發現并修復具有重大影響的物理布局。
加速上市時間:
通過在Calibre中添加早期設計驗證功能,西門子的客戶無論處于哪一個設計階段,都可以借勢新技術,向市場快速推出高質量的芯片產品。
設計可靠性的提升:
Calibre平臺不僅關注設計驗證的速度和效率,還致力于提升設計的可靠性。通過無縫集成,設計團隊能夠輕松地駕馭定制設計和布局布線,確保最終產品的穩定性和可靠性。
綜上所述,西門子通過擴展Calibre的設計驗證功能,為IC設計團隊和公司提供了更加全面、高效和可靠的解決方案,幫助他們在競爭激烈的市場中保持領先地位。
責任編輯:David
【免責聲明】
1、本文內容、數據、圖表等來源于網絡引用或其他公開資料,版權歸屬原作者、原發表出處。若版權所有方對本文的引用持有異議,請聯系拍明芯城(marketing@iczoom.com),本方將及時處理。
2、本文的引用僅供讀者交流學習使用,不涉及商業目的。
3、本文內容僅代表作者觀點,拍明芯城不對內容的準確性、可靠性或完整性提供明示或暗示的保證。讀者閱讀本文后做出的決定或行為,是基于自主意愿和獨立判斷做出的,請讀者明確相關結果。
4、如需轉載本方擁有版權的文章,請聯系拍明芯城(marketing@iczoom.com)注明“轉載原因”。未經允許私自轉載拍明芯城將保留追究其法律責任的權利。
拍明芯城擁有對此聲明的最終解釋權。